Detalles precisos:
Descripción:
El chip USR-ES1 W5500 incorporado en Wiznet utiliza compuertas lógicas de hardware para implementar la capa de transporte y la capa de red del conjunto de protocolos TCP/IP (como TCP, UDP, ICMP, IPv4, ARP, IGMP, PPPoE y otros protocolos). También integra la capa de enlace de datos, la capa física y 32K bytes de RAM incorporada como caché para el envío y recepción de datos. El chip de control principal de la computadora superior solo necesita encargarse de la tarea de procesamiento de la información de control de la capa de aplicación TCP/IP. Por lo tanto, se reduce en gran medida la carga de la computadora superior en la replicación de datos, el procesamiento de protocolos, el procesamiento de interrupciones y otros aspectos, mejorando así la tasa de utilización del sistema y su confiabilidad.
Durante la operación, los usuarios pueden utilizar W5500 como una RAM periférica de MCU, lo cual es muy sencillo. La interfaz externa de W5500 es un SPI de alta velocidad de 80 MHz común para distintas plataformas que permite ampliar las soluciones de Ethernet de alta velocidad. El estado del LED de negociación automática muestra que la interfaz SPI es rápida y estable.
Tamaño y compatibilidad de clavija con el módulo oficial de Wiznet WIZ820io
Nota: Este módulo no es un módulo de transmisión transparente SPI a Ethernet. Debe ser utilizado por un microcontrolador complementario. Necesitas saber cómo usar el chip W5500. Proporciona código de muestra para STM32.
Características:
Interfaz SPI de alta velocidad de 80MHz
La pila de protocolos TCPIP incorporada en el hardware elimina la necesidad de dominar conocimientos complejos sobre protocolos de red.
Admite hasta 8 conexiones de socket
Admite los protocolos TCP, UDP, ICMP, IPv4, ARP, IGMP y PPPoE.
Capa de enlace de datos y capa física integradas
Soporta falla de energía y despertar
Admite interfaces periféricas serie de alta velocidad (modo SPI 0~3)
Memoria caché interna de 32K bytes para recepción y almacenamiento de datos
Capa física Ethernet 10BaseT/100BaseTX incrustada (PHY)
Soporte de negociación automática (duplex completo/duplex medio de 10/100)
No se admite el sharding de IP.
Voltaje de operación de 3.3V, señal de E/S - Voltaje de resistencia de 5V
Pantalla de estado LED (duplex completo/medio duplex, conexión de red, velocidad de red, estado activo)
Paquete de complemento ultra-pequeño para aplicaciones incorporadas fáciles
Proporciona rutinas de aplicaciones en C
Especificaciones:
Modo de alimentación: Alimentación externa de 3.3V, la corriente debe ser mayor a 200mA
Formulario de interfaz de control: nivel TTL de 3.3V, interfaz SPI; 2 * pin de una sola fila
Tamaño de la PCB: 23*25mm
Tamaño mecánico: 28,5 * 23 * 24 mm (longitud * ancho * altura)
Paquete incluido:
1 x Módulo Ethernet TCP/IP